Flip-flop
Da Wikipedia, l'enciclopedia libera.
I flip-flop sono dei dispositivi elettronici utilizzati nell'elettronica digitale come dispositivi sincroni di memoria elementare. Essi prevedono due soli stati logici possibili, come i latch SR, ma a differenza di questi utilizzano ingressi di comando sincroni, ovvero regolati con un ingresso dinamico detto clock.
Possono essere utilizzati anche come circuito antirimbalzo, infatti quando utilizziamo un interruttore e lo accendiamo, questo dà una serie di scariche, che all' interno di un circuito logico può generare delle errate letture, mentre il flip flop, di solito SR, evita ciò azzerando queste scariche. Le tabelle di verità possono essere ricavate dalle equazioni caratteristiche.
Esistono diversi tipi: D, SR, JK, T.
Indice |
[modifica] Flip-flop D
Ha un ingresso, due uscite complementari e un ingresso di sincronizzazione (clock). In corrispondenza del comando di clock, trasferisce l'ingresso in uscita e ve lo mantiene fino al successivo fronte attivo di clock. Se E=1, il latch è in trasparenza, cioè l'uscita Q insegue l'ingresso vale a dire Q=D. Se E=0, il latch è in conservazione, ossia Q mantiene l'ultimo valore campionato.
Equazione caratteristica: Q+ = D
Tabella di verità
D | Q+ | |
---|---|---|
0 | 0 | (reset) |
1 | 1 | (set) |
[modifica] Flip-flop T
Ha un ingresso, due uscite complementari e un ingresso di sincronizzazione. Ha funzioni di memoria e toggle, che consiste nella negazione del valore precedentemente memorizzato.
Equazione caratteristica: Q+ = TnQ + TQn = T ⊕ Q
Tabella di verità
T | Q+ | |
---|---|---|
0 | Q | (nessun cambiamento) |
1 | Qn | (complemento) |
[modifica] Flip-flop SR
Ha due ingressi S (Set) e R (Reset). Reset assume il valore alto (valore logico 1) nel caso in cui sia alto l'ingresso R, mentre assume il valore basso (valore logico 0) nel caso in cui sia alto l'ingresso S. Quando entrambi i valori R e S sono bassi, il flip-flop si trova nello stato neutro e mantiene il valore registrato. Quando ,invece, entrambi gli ingressi hanno valore 1, si ha una condizione di non specificazione.
Tabella di verità (Q+ e Qn+ indicano gli stati futuri della memoria all'istante t+1 in base agli ingressi all'istante t)
S | R | Q+ | Qn+ | |
---|---|---|---|---|
0 | 0 | Q | Qn | (nessun cambiamento) |
0 | 1 | 0 | 1 | (reset) |
1 | 0 | 1 | 0 | (set) |
1 | 1 | ? | ? | (non specificazione) |
[modifica] Flip-flop JK
È caratterizzato da due ingressi, due uscite complementari e un ingresso di sincronizzazione. Ha funzioni di memoria, reset, set o toggle. A differenza dei Flip-flop SR non ha stati proibiti, ovvero le due entrate possono assumere qualsiasi valore (0-0,0-1,1-0,1-1).
Equazione caratteristica: Q+ = KQn + JQn
Tabella di verità
J | K | Q+ | Qn+ | |
---|---|---|---|---|
0 | 0 | Q | Qn | (nessun cambiamento) |
0 | 1 | 0 | 1 | (reset) |
1 | 0 | 1 | 0 | (set) |
1 | 1 | Qn | Q | (complemento) |
Quindi, quando J e K valgono entrambi 1, le uscite vengono complementate; quando valgono zero, vengono mantenute in memoria.
[modifica] Bibliografia
- Sistemi digitali - ISBN 8839513779