Web Analytics

See also ebooksgratis.com: no banners, no cookies, totally FREE.

CLASSICISTRANIERI HOME PAGE - YOUTUBE CHANNEL
Privacy Policy Cookie Policy Terms and Conditions
AMD Sempron - Wikipedia

AMD Sempron

aus Wikipedia, der freien Enzyklopädie

Sempron 3000+ (Barton)
vergrößern
Sempron 3000+ (Barton)
Sempron 2200+ (Thorton)
vergrößern
Sempron 2200+ (Thorton)
Rückseite
vergrößern
Rückseite

Der Sempron ist der Nachfolger der Prozessorreihe "Duron" von AMD und ebenso wie dieser im unteren Preissegment angesiedelt. Der Markenname Sempron ist vom Wort "semper" (lat. immer, stets) abgeleitet.

Inhaltsverzeichnis

[Bearbeiten] Technik

AMD bietet unter dem Namen Sempron zwei technisch völlig unterschiedliche Prozessortypen an:

  • Die Versionen für den Sockel A sind umbenannte Athlon XPs mit Thoroughbred- und Thorton-Core (256 KB L2-Cache) und einem auf 166 MHz getakteten FSB, die deshalb auch nur MMX, 3DNow! und SSE unterstützen. Für den Sempron 3000+ wurde der Barton-Core mit 512 KB L2-Cache benutzt.
  • Die Versionen für den Sockel 754 und Sockel AM2 sind sehr nah mit dem Athlon 64 verwandt und unterstützen daher auch SSE2 , das NX-Bit (auch bekannt als "No-Execution-Technology" / "Enhanced Virus Protection") und Cool'n'Quiet (erst ab 1.800 MHz). SSE3 wird ab dem Palermo ebenfalls unterstützt. AMD64 war bis Mitte 2005 dem Athlon 64 vorbehalten. Zu diesem Zeitpunkt sah sich AMD durch Intels Celeron mit EM64T unter Druck gesetzt, auch im unteren Preissegment CPUs mit 64bit-Unterstützung anzubieten. Deshalb werden seit Juli 2005 zusätzlich auch Sempron-CPUs mit aktivierten AMD64 verkauft.

[Bearbeiten] Quantispeed

AMD nutzt für seine neue Prozessorfamilie andere Benchmarks für die QuantiSpeed-Angaben (nämlich die des Celerons) als für den Athlon XP bzw Athlon 64. Deshalb ist beispielsweise ein AMD Athlon XP 2500+ höher getaktet als ein Sempron 2500+.

Zusätzlich sind die Quantispeed-Angaben zwischen den Sockel A Semprons und den Sockel 754 Semprons nicht vergleichbar, da die unterschiedliche Architektur dies verhindert. Aufgrund der K8-Architektur sind die Sockel 754 Semprons deutlich schneller.

[Bearbeiten] Geschichte

Im April 2005 stellte AMD die Fertigung des Sempron für den Sockel A ein und produziert seither nur noch Semprons für den Sockel 754. Seit Mai 2006 ist der Sempron zudem auch für den neuen Sockel AM2 verfügbar.

[Bearbeiten] Modelldaten Sockel A

[Bearbeiten] Thoroughbred B

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 256 KB mit Prozessortakt
  • MMX, 3DNow!, SSE
  • Sockel A, EV6 mit 166 MHz (FSB333)
  • Betriebsspannung (VCore): 1,60 V
  • Leistungsaufnahme (TDP): 62 W
  • Erstes Erscheinungsdatum: 28. Juli 2004
  • Fertigungstechnik: 0,13 µm
  • Die-Größe: 84,66 mm² bei 37,2 Millionen Transistoren
  • Taktraten: 1.500 MHz - 2.000 MHz
    • 2200+: 1.500 MHz
    • 2300+: 1.583 MHz
    • 2400+: 1.667 MHz
    • 2500+: 1.750 MHz
    • 2600+: 1.833 MHz
    • 2800+: 2.000 MHz

[Bearbeiten] Thorton

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 256 KB mit Prozessortakt
  • MMX, 3DNow!, SSE
  • Sockel A, EV6 mit 166 MHz (FSB333)
  • Betriebsspannung (VCore): 1,60 V
  • Leistungsaufnahme (TDP): 62 W
  • Erstes Erscheinungsdatum:
  • Fertigungstechnik: 0,13 µm
  • Die-Größe: 100,99 mm² bei 54,3 Millionen Transistoren
  • Taktraten: 1.500 MHz - 2.000 MHz
    • 2200+: 1.500 MHz
    • 2400+: 1.667 MHz
    • 2800+: 2.000 MHz

[Bearbeiten] Barton

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 512 KB mit Prozessortakt
  • MMX, 3DNow!, SSE
  • Sockel A, EV6 mit 166 MHz (FSB333)
  • Betriebsspannung (VCore): 1,60 V
  • Leistungsaufnahme (TDP): 62 W
  • Erstes Erscheinungsdatum: 17. September 2004
  • Fertigungstechnik: 0,13 µm
  • Die-Größe: 100,99 mm² bei 54,3 Millionen Transistoren
  • Taktrate: 2.000 MHz (3000+)

[Bearbeiten] Modelldaten Sockel 754

[Bearbeiten] Paris

Revision CG

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 128 KB oder 256 KB mit Prozessortakt
  • Speichercontroller: Single-Channel DDR-SDRAM
  • MMX, Extended 3DNow!, SSE, SSE2, Cool'n'Quiet, NX-Bit
  • Sockel 754, HyperTransport mit 800 MHz (HT800)
  • Betriebsspannung (VCore): 1,40 V
  • Leistungsaufnahme (TDP): 62 W
  • Erscheinungsdatum: 28. Juli 2004
  • Fertigungstechnik: 0,13 µm (SOI)
  • Taktrate: 1.800 MHz
    • 3000+: 1.800 MHz (128 KB L2-Cache)
    • 3100+: 1.800 MHz (256 KB L2-Cache)

[Bearbeiten] Georgetown

Revision D0

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 128 KB oder 256 KB mit Prozessortakt
  • Speichercontroller: Single-Channel DDR-SDRAM
  • MMX, Extended 3DNow!, SSE, SSE2, Cool'n'Quiet (ab 3000+ und höher), NX-Bit, AMD64 (Modelle ohne AMD64 ebenfalls vorhanden!)
  • Sockel 754, HyperTransport mit 800 MHz (HT800)
  • Betriebsspannung (VCore): 1,40 V
  • Leistungsaufnahme (TDP): 62 W
  • Erscheinungsdatum: Februar 2005
  • Fertigungstechnik: 0,09 µm (SOI)
  • Taktraten: 1.600 bis 2.000 MHz
    • 2600+: 1.600 MHz (128 KB L2-Cache)
    • 2800+: 1.600 MHz (256 KB L2-Cache)
    • 3000+: 1.800 MHz (128 KB L2-Cache)
    • 3100+: 1.800 MHz (256 KB L2-Cache)
    • 3300+: 2.000 MHz (128 KB L2-Cache)

[Bearbeiten] Palermo E3

Revision E3

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 128 KB oder 256 KB mit Prozessortakt
  • Speichercontroller: Single-Channel DDR-SDRAM
  • MMX, Extended 3DNow!, SSE, SSE2, SSE3, Cool'n'Quiet (ab 3000+ und höher), NX-Bit, AMD64 (Modelle ohne AMD64 ebenfalls vorhanden!)
  • Sockel 754, HyperTransport mit 800 MHz (HT800)
  • Betriebsspannung (VCore): 1,40 V
  • Leistungsaufnahme (TDP): 62 W
  • Erscheinungsdatum: 4. April 2005
  • Fertigungstechnik: 0,09 µm (SOI)
  • Taktraten: 1.400 bis 2.000 MHz
    • 2600+: 1.600 MHz (128 KB L2-Cache)
    • 2800+: 1.600 MHz (256 KB L2-Cache)
    • 3000+: 1.800 MHz (128 KB L2-Cache)
    • 3100+: 1.800 MHz (256 KB L2-Cache)
    • 3300+: 2.000 MHz (128 KB L2-Cache)

[Bearbeiten] Palermo E6

Revision E6

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 128 KB oder 256 KB mit Prozessortakt
  • Speichercontroller: Single-Channel DDR-SDRAM
  • MMX, Extended 3DNow!, SSE, SSE2, SSE3, Cool'n'Quiet (ab 3000+ und höher), NX-Bit, AMD64
  • Sockel 754, HyperTransport mit 800 MHz (HT800)
  • Betriebsspannung (VCore): 1,40 V
  • Leistungsaufnahme (TDP): 62 W
  • Erscheinungsdatum: Juli 2005
  • Fertigungstechnik: 0,09 µm (SOI)
  • Taktraten: 1.400 bis 2.000 MHz
    • 2500+: 1.400 MHz (256 KB L2-Cache)
    • 2600+: 1.600 MHz (128 KB L2-Cache)
    • 2800+: 1.600 MHz (256 KB L2-Cache)
    • 3000+: 1.800 MHz (128 KB L2-Cache)
    • 3100+: 1.800 MHz (256 KB L2-Cache)
    • 3300+: 2.000 MHz (128 KB L2-Cache)
    • 3400+: 2.000 MHz (256 KB L2-Cache)

[Bearbeiten] Modelldaten Sockel AM2

[Bearbeiten] Manila

Revision F2

  • L1-Cache: 64 + 64 KB (Daten + Instruktionen)
  • L2-Cache: 128 KB oder 256 KB mit Prozessortakt
  • Speichercontroller: Dual-Channel DDR2-SDRAM
  • MMX, Extended 3DNow!, SSE, SSE2, SSE3, AMD64, Cool'n'Quiet, NX-Bit
  • Sockel AM2, HyperTransport mit 800 MHz (HT800)
  • Betriebsspannung (VCore): 1,35 - 1,40 V oder 1,20 - 1,25 V, siehe Taktfrequenzen
  • Leistungsaufnahme (TDP): 62 W oder 35 W, siehe Taktfrequenzen
  • Erscheinungsdatum: Mai 2006
  • Fertigungstechnik: 0,09 µm (SOI)
  • Die-Größe: 103 mm² bei 81,1 Millionen Transistoren
  • Taktraten: 1.600 bis 2.000 MHz
    • Standard (TDP: 62 W, VCore: 1,35 - 1,40 V)
      • 2800+: 1.600 MHz (128 KB L2-Cache)
      • 3000+: 1.600 MHz (256 KB L2-Cache)
      • 3200+: 1.800 MHz (128 KB L2-Cache)
      • 3400+: 1.800 MHz (256 KB L2-Cache)
      • 3500+: 2.000 MHz (128 KB L2-Cache)
      • 3600+: 2.000 MHz (256 KB L2-Cache)
    • EE SFF (TDP: 35 W, VCore: 1,20 - 1,25 V)
      • 3000+: 1.600 MHz (256 KB L2-Cache) - unterstützt C'n'Q _NICHT_
      • 3200+: 1.800 MHz (128 KB L2-Cache)
      • 3400+: 1.800 MHz (256 KB L2-Cache)
      • 3500+: 2.000 MHz (128 KB L2-Cache)

[Bearbeiten] Siehe auch

[Bearbeiten] Weblinks


Static Wikipedia (no images)

aa - ab - af - ak - als - am - an - ang - ar - arc - as - ast - av - ay - az - ba - bar - bat_smg - bcl - be - be_x_old - bg - bh - bi - bm - bn - bo - bpy - br - bs - bug - bxr - ca - cbk_zam - cdo - ce - ceb - ch - cho - chr - chy - co - cr - crh - cs - csb - cu - cv - cy - da - de - diq - dsb - dv - dz - ee - el - eml - en - eo - es - et - eu - ext - fa - ff - fi - fiu_vro - fj - fo - fr - frp - fur - fy - ga - gan - gd - gl - glk - gn - got - gu - gv - ha - hak - haw - he - hi - hif - ho - hr - hsb - ht - hu - hy - hz - ia - id - ie - ig - ii - ik - ilo - io - is - it - iu - ja - jbo - jv - ka - kaa - kab - kg - ki - kj - kk - kl - km - kn - ko - kr - ks - ksh - ku - kv - kw - ky - la - lad - lb - lbe - lg - li - lij - lmo - ln - lo - lt - lv - map_bms - mdf - mg - mh - mi - mk - ml - mn - mo - mr - mt - mus - my - myv - mzn - na - nah - nap - nds - nds_nl - ne - new - ng - nl - nn - no - nov - nrm - nv - ny - oc - om - or - os - pa - pag - pam - pap - pdc - pi - pih - pl - pms - ps - pt - qu - quality - rm - rmy - rn - ro - roa_rup - roa_tara - ru - rw - sa - sah - sc - scn - sco - sd - se - sg - sh - si - simple - sk - sl - sm - sn - so - sr - srn - ss - st - stq - su - sv - sw - szl - ta - te - tet - tg - th - ti - tk - tl - tlh - tn - to - tpi - tr - ts - tt - tum - tw - ty - udm - ug - uk - ur - uz - ve - vec - vi - vls - vo - wa - war - wo - wuu - xal - xh - yi - yo - za - zea - zh - zh_classical - zh_min_nan - zh_yue - zu -

Static Wikipedia 2007 (no images)

aa - ab - af - ak - als - am - an - ang - ar - arc - as - ast - av - ay - az - ba - bar - bat_smg - bcl - be - be_x_old - bg - bh - bi - bm - bn - bo - bpy - br - bs - bug - bxr - ca - cbk_zam - cdo - ce - ceb - ch - cho - chr - chy - co - cr - crh - cs - csb - cu - cv - cy - da - de - diq - dsb - dv - dz - ee - el - eml - en - eo - es - et - eu - ext - fa - ff - fi - fiu_vro - fj - fo - fr - frp - fur - fy - ga - gan - gd - gl - glk - gn - got - gu - gv - ha - hak - haw - he - hi - hif - ho - hr - hsb - ht - hu - hy - hz - ia - id - ie - ig - ii - ik - ilo - io - is - it - iu - ja - jbo - jv - ka - kaa - kab - kg - ki - kj - kk - kl - km - kn - ko - kr - ks - ksh - ku - kv - kw - ky - la - lad - lb - lbe - lg - li - lij - lmo - ln - lo - lt - lv - map_bms - mdf - mg - mh - mi - mk - ml - mn - mo - mr - mt - mus - my - myv - mzn - na - nah - nap - nds - nds_nl - ne - new - ng - nl - nn - no - nov - nrm - nv - ny - oc - om - or - os - pa - pag - pam - pap - pdc - pi - pih - pl - pms - ps - pt - qu - quality - rm - rmy - rn - ro - roa_rup - roa_tara - ru - rw - sa - sah - sc - scn - sco - sd - se - sg - sh - si - simple - sk - sl - sm - sn - so - sr - srn - ss - st - stq - su - sv - sw - szl - ta - te - tet - tg - th - ti - tk - tl - tlh - tn - to - tpi - tr - ts - tt - tum - tw - ty - udm - ug - uk - ur - uz - ve - vec - vi - vls - vo - wa - war - wo - wuu - xal - xh - yi - yo - za - zea - zh - zh_classical - zh_min_nan - zh_yue - zu -

Static Wikipedia 2006 (no images)

aa - ab - af - ak - als - am - an - ang - ar - arc - as - ast - av - ay - az - ba - bar - bat_smg - bcl - be - be_x_old - bg - bh - bi - bm - bn - bo - bpy - br - bs - bug - bxr - ca - cbk_zam - cdo - ce - ceb - ch - cho - chr - chy - co - cr - crh - cs - csb - cu - cv - cy - da - de - diq - dsb - dv - dz - ee - el - eml - eo - es - et - eu - ext - fa - ff - fi - fiu_vro - fj - fo - fr - frp - fur - fy - ga - gan - gd - gl - glk - gn - got - gu - gv - ha - hak - haw - he - hi - hif - ho - hr - hsb - ht - hu - hy - hz - ia - id - ie - ig - ii - ik - ilo - io - is - it - iu - ja - jbo - jv - ka - kaa - kab - kg - ki - kj - kk - kl - km - kn - ko - kr - ks - ksh - ku - kv - kw - ky - la - lad - lb - lbe - lg - li - lij - lmo - ln - lo - lt - lv - map_bms - mdf - mg - mh - mi - mk - ml - mn - mo - mr - mt - mus - my - myv - mzn - na - nah - nap - nds - nds_nl - ne - new - ng - nl - nn - no - nov - nrm - nv - ny - oc - om - or - os - pa - pag - pam - pap - pdc - pi - pih - pl - pms - ps - pt - qu - quality - rm - rmy - rn - ro - roa_rup - roa_tara - ru - rw - sa - sah - sc - scn - sco - sd - se - sg - sh - si - simple - sk - sl - sm - sn - so - sr - srn - ss - st - stq - su - sv - sw - szl - ta - te - tet - tg - th - ti - tk - tl - tlh - tn - to - tpi - tr - ts - tt - tum - tw - ty - udm - ug - uk - ur - uz - ve - vec - vi - vls - vo - wa - war - wo - wuu - xal - xh - yi - yo - za - zea - zh - zh_classical - zh_min_nan - zh_yue - zu

Static Wikipedia February 2008 (no images)

aa - ab - af - ak - als - am - an - ang - ar - arc - as - ast - av - ay - az - ba - bar - bat_smg - bcl - be - be_x_old - bg - bh - bi - bm - bn - bo - bpy - br - bs - bug - bxr - ca - cbk_zam - cdo - ce - ceb - ch - cho - chr - chy - co - cr - crh - cs - csb - cu - cv - cy - da - de - diq - dsb - dv - dz - ee - el - eml - en - eo - es - et - eu - ext - fa - ff - fi - fiu_vro - fj - fo - fr - frp - fur - fy - ga - gan - gd - gl - glk - gn - got - gu - gv - ha - hak - haw - he - hi - hif - ho - hr - hsb - ht - hu - hy - hz - ia - id - ie - ig - ii - ik - ilo - io - is - it - iu - ja - jbo - jv - ka - kaa - kab - kg - ki - kj - kk - kl - km - kn - ko - kr - ks - ksh - ku - kv - kw - ky - la - lad - lb - lbe - lg - li - lij - lmo - ln - lo - lt - lv - map_bms - mdf - mg - mh - mi - mk - ml - mn - mo - mr - mt - mus - my - myv - mzn - na - nah - nap - nds - nds_nl - ne - new - ng - nl - nn - no - nov - nrm - nv - ny - oc - om - or - os - pa - pag - pam - pap - pdc - pi - pih - pl - pms - ps - pt - qu - quality - rm - rmy - rn - ro - roa_rup - roa_tara - ru - rw - sa - sah - sc - scn - sco - sd - se - sg - sh - si - simple - sk - sl - sm - sn - so - sr - srn - ss - st - stq - su - sv - sw - szl - ta - te - tet - tg - th - ti - tk - tl - tlh - tn - to - tpi - tr - ts - tt - tum - tw - ty - udm - ug - uk - ur - uz - ve - vec - vi - vls - vo - wa - war - wo - wuu - xal - xh - yi - yo - za - zea - zh - zh_classical - zh_min_nan - zh_yue - zu